想必大家都聽說過上拉電阻和下拉電阻,為什么一個電阻還能叫上拉和下拉呢?上拉電阻和下拉電阻的作用和區(qū)別是什么?通過本文一起來了解一下吧!
一、上拉電阻的定義
上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。上拉是對器件輸入電流,下拉是輸出電流;強(qiáng)弱只是上拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分;對于非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。
二、下拉電阻的定義
上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻的設(shè)定的原則和上拉電阻是一樣的。下拉電阻是直接接到地上,接二極管的時候電阻末端是低電平。一個偏置電阻因為是接地,因而叫做下拉電阻,意思是將電路節(jié)點的電平向低方向拉。
三、上拉電阻和下拉電阻的區(qū)別
1、含義不同:
上拉電阻:將一個不確定的信號,通過一個電阻與電源VCC相連,固定在高電平;
下拉電阻:將一個不確定的信號,通過一個電阻與地GND相連,固定在低電平;
2、作用不同:
上拉是對器件注入電流;灌電流;當(dāng)一個接有上拉電阻的IO端口設(shè)置為輸入狀態(tài)時,它的常態(tài)為高電平;
下拉電阻:下拉是從器件輸出電流;拉電流;當(dāng)一個接有下拉電阻的IO端口設(shè)置為輸入狀態(tài)時,它的常態(tài)為低電平;
四、上拉電阻和下拉電阻的作用
1、上拉電阻作用:在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強(qiáng)抗干擾能力;提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。
2、下拉電阻作用:提高芯片輸入信號的噪聲容限:輸入端如果是高阻狀態(tài),或者高阻抗輸入端處于懸空狀態(tài),此時需要加上拉或下拉,以免收到隨機(jī)電平而影響電路工作。同樣如果輸出端處于被動狀態(tài),需要加上拉或下拉,如輸出端僅僅是一個三極管的集電極。從而提高芯片輸入信號的噪聲容限增強(qiáng)抗干擾能力。
以上就是關(guān)于上拉電阻和下拉電阻的作用和區(qū)別的全部內(nèi)容分享,宇凡微提供ic晶元生產(chǎn)及封裝定制,作為九齊單片機(jī)一級代理商,擁有十多年的單片機(jī)芯片應(yīng)用方案設(shè)計經(jīng)驗,為廣大電子產(chǎn)品生產(chǎn)商提供MCU應(yīng)用功能定制開發(fā)服務(wù)。
微信二維碼
ALL RIGHT RESERVED 2022. 粵ICP備17095549號 技術(shù)支持: 牛商股份 百度統(tǒng)計
粵公網(wǎng)安備 44030402004503號